SPC5605BK0VLL6 32-Bit-Mikrocontroller – MCU BOLERO 1M Cu WIRE

Kurze Beschreibung:

Hersteller: NXP

Produktkategorie: Embedded – Mikrocontroller

Datenblatt: SPC5605BK0VLL6

Beschreibung:IC MCU 32BIT 768KB FLASH 100LQFP

RoHS-Status: RoHS-konform


Produktdetail

Merkmale

Produkt Tags

♠ Produktbeschreibung

Produkteigenschaft Attributwert
Hersteller: NXP
Produktkategorie: 32-Bit-Mikrocontroller - MCU
RoHS: Einzelheiten
Serie: MPC5605B
Montageart: SMD/SMT
Paket / Koffer: LQFP-100
Kern: e200z0
Größe des Programmspeichers: 768 KB
Daten-RAM-Größe: 64 KB
Datenbusbreite: 32-Bit
ADC-Auflösung: 10-Bit, 12-Bit
Maximale Taktfrequenz: 64MHz
Anzahl E/As: 77 E/A
Versorgungsspannung - Min.: 3 V
Versorgungsspannung - max.: 5,5 V
Minimale Betriebstemperatur: - 40 C
Maximale Betriebstemperatur: + 105 C
Qualifikation: AEC-Q100
Verpackung: Tablett
Marke: NXP-Halbleiter
Daten-RAM-Typ: SRAM
Oberflächentyp: KÖNNEN, I2C, LIN, SPI
Feuchtigkeitsempfindlich: Ja
Prozessorserie: MPC560xB
Produkt: MCU
Produktart: 32-Bit-Mikrocontroller - MCU
Programmspeichertyp: Blinken
Werkspackungsmenge: 90
Unterkategorie: Mikrocontroller - MCU
Watchdog-Timer: Watchdog-Timer
Teil # Aliase: 935325828557
Gewichtseinheit: 0,024170 oz

 

♠MPC5607B Mikrocontroller-Datenblatt

Diese Familie von 32-Bit-System-on-Chip (SoC)-Mikrocontrollern ist die neueste Errungenschaft bei integrierten Automotive-Anwendungscontrollern.Es gehört zu einer wachsenden Familie von Produkten mit Fokus auf Automobile, die entwickelt wurden, um die nächste Welle von Karosserieelektronikanwendungen im Fahrzeug zu adressieren.

Der fortschrittliche und kosteneffiziente e200z0h-Host-Prozessorkern dieser Automotive-Controller-Familie entspricht der Power Architecture-Technologie und implementiert nur die VLE (Variable-Length-Encoding) APU (Auxiliary Processor Unit), was eine verbesserte Codedichte bietet.Es arbeitet mit Geschwindigkeiten von bis zu 64 MHz und bietet eine Hochleistungsverarbeitung, die für einen geringen Stromverbrauch optimiert ist.Es nutzt die verfügbare Entwicklungsinfrastruktur aktueller Power Architecture-Geräte und wird mit Softwaretreibern, Betriebssystemen und Konfigurationscode unterstützt, um Benutzerimplementierungen zu unterstützen.


  • Vorherige:
  • Nächste:

  • • Einzelausgabe, 32-Bit-CPU-Kernkomplex (e200z0h)

    — Entspricht der eingebetteten Kategorie der Power Architecture®-Technologie

    — Verbesserter Befehlssatz, der eine Codierung mit variabler Länge (VLE) zur Reduzierung der Codegröße ermöglicht.Mit der optionalen Codierung von gemischten 16-Bit- und 32-Bit-Befehlen ist es möglich, eine deutliche Reduzierung der Codegröße zu erreichen.

    •Bis zu 1,5 MB On-Chip-Code-Flash-Speicher wird vom Flash-Speicher-Controller unterstützt

    • 64 (4 × 16) KB On-Chip-Daten-Flash-Speicher mit ECC

    • Bis zu 96 KB On-Chip-SRAM

    • Speicherschutzeinheit (MPU) mit 8 Regionsdeskriptoren und 32-Byte-Regionsgranularität für bestimmte Familienmitglieder (siehe Tabelle 1 für Details.)

    • Interrupt-Controller (INTC), der 204 Interrupt-Quellen mit wählbarer Priorität verarbeiten kann

    • Frequenzmodulierter Phasenregelkreis (FMPLL)

    • Crossbar-Switch-Architektur für gleichzeitigen Zugriff auf Peripheriegeräte, Flash oder RAM von mehreren Bus-Mastern

    • 16-Kanal-eDMA-Controller mit mehreren Übertragungsanforderungsquellen unter Verwendung von DMA-Multiplexer

    • Boot-Assist-Modul (BAM) unterstützt interne Flash-Programmierung über eine serielle Verbindung (CAN oder SCI)

    • Timer unterstützt E/A-Kanäle und bietet eine Reihe von 16-Bit-Eingangserfassungs-, Ausgangsvergleichs- und Pulsweitenmodulationsfunktionen (eMIOS)

    • 2 Analog-Digital-Wandler (ADC): ein 10-Bit und ein 12-Bit

    • Cross-Trigger-Einheit, um die Synchronisierung von ADC-Konvertierungen mit einem Timer-Ereignis von eMIOS oder PIT zu ermöglichen

    • Bis zu 6 Serial Peripheral Interface (DSPI)-Module

    • Bis zu 10 serielle Kommunikationsschnittstellenmodule (LINFlex).

    • Bis zu 6 erweiterte Full-CAN-Module (FlexCAN) mit konfigurierbaren Puffern

    • 1 Inter-Integrated Circuit (I2C) Schnittstellenmodul

    • Bis zu 149 konfigurierbare Allzweck-Pins zur Unterstützung von Eingabe- und Ausgabeoperationen (paketabhängig)

    • Echtzeitzähler (RTC)

    • Taktquelle vom internen 128-kHz- oder 16-MHz-Oszillator, der autonomes Aufwachen mit einer Auflösung von 1 ms und einem maximalen Timeout von 2 Sekunden unterstützt

    • Optionale Unterstützung für RTC mit Taktquelle von einem externen 32-kHz-Quarzoszillator, Unterstützung von Wakeup mit einer Auflösung von 1 Sekunde und einem maximalen Timeout von 1 Stunde

    • Bis zu 8 periodische Interrupt-Timer (PIT) mit 32-Bit-Zählerauflösung

    • Nexus Development Interface (NDI) gemäß IEEE-ISTO 5001-2003 Class Two Plus

    • Geräte-/Board-Boundary-Scan-Tests werden gemäß Joint Test Action Group (JTAG) von IEEE (IEEE 1149.1) unterstützt.

    • On-Chip-Spannungsregler (VREG) zur Regelung der Eingangsversorgung für alle internen Pegel

    Verwandte Produkte