SPC5605BK0VLL6 32-Bit-Mikrocontroller – MCU BOLERO 1M Cu WIRE
♠ Produktbeschreibung
Produkteigenschaften | Attributwert |
Hersteller: | NXP |
Produktkategorie: | 32-Bit-Mikrocontroller – MCU |
RoHS: | Details |
Serie: | MPC5605B |
Montageart: | SMD/SMT |
Verpackung / Koffer: | LQFP-100 |
Kern: | e200z0 |
Programmspeichergröße: | 768 kB |
Daten-RAM-Größe: | 64 kB |
Datenbusbreite: | 32 Bit |
ADC-Auflösung: | 10 Bit, 12 Bit |
Maximale Taktfrequenz: | 64 MHz |
Anzahl der E/As: | 77 E/A |
Versorgungsspannung - Min: | 3 V |
Versorgungsspannung - Max: | 5,5 V |
Minimale Betriebstemperatur: | - 40 °C |
Maximale Betriebstemperatur: | + 105 °C |
Qualifikation: | AEC-Q100 |
Verpackung: | Tablett |
Marke: | NXP Semiconductors |
Daten-RAM-Typ: | SRAM |
Schnittstellentyp: | CAN, I2C, LIN, SPI |
Feuchtigkeitsempfindlich: | Ja |
Prozessorserie: | MPC560xB |
Produkt: | MCU |
Produkttyp: | 32-Bit-Mikrocontroller – MCU |
Programmspeichertyp: | Blitz |
Fabrikpackungsmenge: | 90 |
Unterkategorie: | Mikrocontroller - MCU |
Watchdog-Timer: | Watchdog-Timer |
Teile-Aliase: | 935325828557 |
Stückgewicht: | 0,024170 Unzen |
♠Datenblatt zum Mikrocontroller MPC5607B
Diese Familie von 32-Bit-System-on-Chip (SoC)-Mikrocontrollern ist die neueste Errungenschaft im Bereich integrierter Automotive-Anwendungscontroller. Sie gehört zu einer wachsenden Familie von Automotive-Produkten, die für die nächste Welle von Karosserieelektronikanwendungen im Fahrzeug entwickelt wurden.
Der fortschrittliche und kostengünstige e200z0h-Hostprozessorkern dieser Automotive-Controller-Familie entspricht der Power Architecture-Technologie und implementiert ausschließlich die VLE-APU (Variable-Length Encoding) für eine verbesserte Codedichte. Er arbeitet mit Geschwindigkeiten von bis zu 64 MHz und bietet Hochleistungsverarbeitung bei optimiertem Stromverbrauch. Er nutzt die vorhandene Entwicklungsinfrastruktur aktueller Power Architecture-Geräte und wird mit Softwaretreibern, Betriebssystemen und Konfigurationscode unterstützt, um die Implementierung zu erleichtern.
• Einzelproblem, 32-Bit-CPU-Kernkomplex (e200z0h)
— Kompatibel mit der Embedded-Kategorie der Power Architecture®-Technologie
Erweiterter Befehlssatz ermöglicht die variable Längenkodierung (VLE) zur Reduzierung des Code-Footprints. Durch die optionale Kodierung gemischter 16-Bit- und 32-Bit-Befehle lässt sich der Code-Footprint deutlich reduzieren.
• Bis zu 1,5 MB On-Chip-Code-Flash-Speicher werden vom Flash-Speicher-Controller unterstützt
• 64 (4 × 16) KB On-Chip-Daten-Flash-Speicher mit ECC
• Bis zu 96 KB On-Chip-SRAM
• Memory Protection Unit (MPU) mit 8 Regionsdeskriptoren und 32-Byte-Regionsgranularität bei bestimmten Familienmitgliedern (Einzelheiten finden Sie in Tabelle 1.)
• Interrupt-Controller (INTC) zur Verarbeitung von 204 Interrupt-Quellen mit wählbarer Priorität
• Frequenzmodulierter Phasenregelkreis (FMPLL)
• Crossbar-Switch-Architektur für gleichzeitigen Zugriff auf Peripheriegeräte, Flash oder RAM von mehreren Busmastern
• 16-Kanal-eDMA-Controller mit mehreren Übertragungsanforderungsquellen unter Verwendung eines DMA-Multiplexers
• Boot Assist Module (BAM) unterstützt interne Flash-Programmierung über eine serielle Verbindung (CAN oder SCI)
• Der Timer unterstützt E/A-Kanäle und bietet eine Reihe von 16-Bit-Eingangserfassungs-, Ausgangsvergleichs- und Pulsweitenmodulationsfunktionen (eMIOS)
• 2 Analog-Digital-Wandler (ADC): einer mit 10 Bit und einer mit 12 Bit
• Cross-Trigger-Einheit zur Synchronisierung von ADC-Konvertierungen mit einem Timer-Ereignis vom eMIOS oder PIT
• Bis zu 6 serielle Peripherieschnittstellenmodule (DSPI)
• Bis zu 10 serielle Kommunikationsschnittstellenmodule (LINFlex)
• Bis zu 6 erweiterte Full-CAN-Module (FlexCAN) mit konfigurierbaren Puffern
• 1 Inter-Integrated Circuit (I2C)-Schnittstellenmodul
• Bis zu 149 konfigurierbare Allzweck-Pins, die Eingabe- und Ausgabevorgänge unterstützen (paketabhängig)
• Echtzeitzähler (RTC)
• Taktquelle vom internen 128-kHz- oder 16-MHz-Oszillator, der autonomes Aufwachen mit 1-ms-Auflösung und maximalem Timeout von 2 Sekunden unterstützt
• Optionale Unterstützung für RTC mit Taktquelle von einem externen 32-kHz-Quarzoszillator, unterstützt Wakeup mit 1-Sekunden-Auflösung und maximalem Timeout von 1 Stunde
• Bis zu 8 periodische Interrupt-Timer (PIT) mit 32-Bit-Zählerauflösung
• Nexus-Entwicklungsschnittstelle (NDI) gemäß IEEE-ISTO 5001-2003 Klasse Zwei Plus
• Boundary-Scan-Tests für Geräte/Platinen werden gemäß Joint Test Action Group (JTAG) der IEEE (IEEE 1149.1) unterstützt.
• On-Chip-Spannungsregler (VREG) zur Regelung der Eingangsversorgung für alle internen Ebenen