LCMXO2280C-4TN144C FPGA – Field Programmable Gate Array 2280 LUTs 113 IO 1,8 /2,5/3,3V -4 Spd
♠ Produktbeschreibung
Produkteigenschaften | Attributwert |
Hersteller: | Gitter |
Produktkategorie: | FPGA – Field Programmable Gate Array |
RoHS: | Details |
Serie: | LCMXO2280C |
Anzahl der Logikelemente: | 2280 LE |
Anzahl der E/As: | 113 E/A |
Versorgungsspannung - Min: | 1,71 V |
Versorgungsspannung - Max: | 3,465 V |
Minimale Betriebstemperatur: | 0 C |
Maximale Betriebstemperatur: | + 85 °C |
Datenrate: | - |
Anzahl der Transceiver: | - |
Montageart: | SMD/SMT |
Verpackung/Koffer: | TQFP-144 |
Verpackung: | Tablett |
Marke: | Gitter |
Verteilter RAM: | 7,7 kbit |
Eingebetteter Block-RAM – EBR: | 27,6 kbit |
Höhe: | 1,4 mm |
Länge: | 20 mm |
Maximale Betriebsfrequenz: | 550 MHz |
Feuchtigkeitsempfindlich: | Ja |
Anzahl der Logik-Array-Blöcke – LABs: | 285 LAB |
Betriebsversorgungsstrom: | 23 mA |
Betriebsspannung: | 1,8 V/2,5 V/3,3 V |
Produkttyp: | FPGA – Field Programmable Gate Array |
Fabrikpackungsmenge: | 60 |
Unterkategorie: | Programmierbare Logik-ICs |
Gesamtspeicher: | 35,3 kbit |
Breite: | 20 mm |
Stückgewicht: | 1,319 g |
Nichtflüchtig, unendlich rekonfigurierbar
• Instant-on – schaltet sich in Mikrosekunden ein
• Einzelchip, kein externer Konfigurationsspeicher erforderlich
• Hervorragende Designsicherheit, kein abzufangender Bitstrom
• SRAM-basierte Logik in Millisekunden neu konfigurieren
• SRAM und nichtflüchtiger Speicher über JTAG-Port programmierbar
• Unterstützt die Hintergrundprogrammierung des nichtflüchtigen Speichers
Schlafmodus
• Ermöglicht eine bis zu 100-fache Reduzierung des statischen Stroms
TransFR™-Rekonfiguration (TFR)
• Aktualisierung der Logik vor Ort während des Systembetriebs
Hohe I/O-Logikdichte
• 256 bis 2280 LUT4s
• 73 bis 271 I/Os mit umfangreichen Paketoptionen
• Dichtemigration wird unterstützt
• Bleifreie/RoHS-konforme Verpackung
Eingebetteter und verteilter Speicher
• Bis zu 27,6 Kbit sysMEM™ Embedded Block RAM
• Bis zu 7,7 Kbit verteilter RAM
• Dedizierte FIFO-Steuerlogik
Flexibler E/A-Puffer
• Programmierbarer sysIO™-Puffer unterstützt eine breite Palette von Schnittstellen:
– LVCMOS 3,3/2,5/1,8/1,5/1,2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLLs
• Bis zu zwei analoge PLLs pro Gerät
• Taktmultiplikation, -division und Phasenverschiebung
Unterstützung auf Systemebene
• IEEE-Standard 1149.1 Boundary Scan
• Integrierter Oszillator
• Geräte arbeiten mit 3,3 V, 2,5 V, 1,8 V oder 1,2 V Stromversorgung
• IEEE 1532-konforme In-System-Programmierung