LCMXO1200C-3TN144I FPGA – Field Programmable Gate Array 1200 LUTs 113 IO 1.8 /2.5/3.3V -3 Spd I
♠ Produktbeschreibung
Produkteigenschaft | Attributwert |
Hersteller: | Gitter |
Produktkategorie: | FPGA – Field Programmable Gate Array |
RoHS: | Einzelheiten |
Serie: | LCMXO1200C |
Anzahl Logikelemente: | 1200LE |
Anzahl E/As: | 113 E/A |
Versorgungsspannung - Min.: | 1,71 V |
Versorgungsspannung - max.: | 3,465 V |
Minimale Betriebstemperatur: | - 40 C |
Maximale Betriebstemperatur: | + 100 C |
Datenrate: | - |
Anzahl Transceiver: | - |
Montageart: | SMD/SMT |
Paket/Fall: | TQFP-144 |
Verpackung: | Tablett |
Marke: | Gitter |
Verteilter Arbeitsspeicher: | 6,4kBit |
Eingebetteter Block-RAM – EBR: | 9,2kBit |
Höhe: | 1,4mm |
Länge: | 20mm |
Maximale Betriebsfrequenz: | 500 MHz |
Feuchtigkeitsempfindlich: | Ja |
Anzahl der Logik-Array-Blöcke - LABs: | 150 LAB |
Betriebsversorgungsstrom: | 21mA |
Betriebsspannung: | 1,8 V/2,5 V/3,3 V |
Produktart: | FPGA – Field Programmable Gate Array |
Werkspackungsmenge: | 60 |
Unterkategorie: | Programmierbare Logik-ICs |
Gesamtspeicher: | 15,6kBit |
Breite: | 20mm |
Gewichtseinheit: | 1,319 g |
Nicht flüchtig, unendlich rekonfigurierbar
• Instant-on – schaltet sich in Mikrosekunden ein
• Einzelchip, kein externer Konfigurationsspeicher erforderlich
• Hervorragende Designsicherheit, kein abzufangender Bitstrom
• Rekonfigurieren Sie SRAM-basierte Logik in Millisekunden
• SRAM und nichtflüchtiger Speicher programmierbar über JTAG-Port
• Unterstützt die Hintergrundprogrammierung des nichtflüchtigen Speichers
Schlafmodus
• Ermöglicht eine bis zu 100-fache Reduzierung des statischen Stroms
TransFR™-Rekonfiguration (TFR)
• Logikaktualisierung im Feld, während das System in Betrieb ist
Hohe E/A-zu-Logik-Dichte
• 256 bis 2280 LUT4s
• 73 bis 271 I/Os mit umfangreichen Paketoptionen
• Dichtemigration wird unterstützt
• Bleifreie/RoHS-konforme Verpackung
Eingebetteter und verteilter Speicher
• Bis zu 27,6 Kbit sysMEM™ Embedded Block RAM
• Bis zu 7,7 Kbit verteilter RAM
• Dedizierte FIFO-Steuerlogik
Flexibler E/A-Puffer
• Der programmierbare sysIO™-Puffer unterstützt eine Vielzahl von Schnittstellen:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLLs
• Bis zu zwei analoge PLLs pro Gerät
• Multiplizieren, Dividieren und Phasenverschieben von Takten
Unterstützung auf Systemebene
• IEEE-Standard 1149.1 Boundary-Scan
• Integrierter Oszillator
• Die Geräte werden mit einer Stromversorgung von 3,3 V, 2,5 V, 1,8 V oder 1,2 V betrieben
• IEEE 1532-konforme systeminterne Programmierung