KSZ8895MQXI Ethernet ICs 5Port 10/100 Managed Switch mit MII RMII
♠ Produktbeschreibung
Produkteigenschaft | Attributwert |
Hersteller: | Mikrochip |
Produktkategorie: | Ethernet-ICs |
RoHS: | Einzelheiten |
Montageart: | SMD/SMT |
Paket / Koffer: | PQFP-128 |
Produkt: | Ethernet-Switches |
Standard: | 10BASE-T, 100BASE-TX |
Anzahl Transceiver: | 5 Transceiver |
Datenrate: | 10 Mbit/s, 100 Mbit/s |
Oberflächentyp: | 7-Draht, I2C, MDI, MDI-X, MII, MIIM, RMII, SMI, SPI |
Betriebsspannung: | 3,3 V |
Minimale Betriebstemperatur: | - 40 C |
Maximale Betriebstemperatur: | + 85 C |
Serie: | KSZ8895 |
Verpackung: | Tablett |
Marke: | Mikrochip-Technologie / Atmel |
Entwicklungs-Kit: | KSZ8895MQX-EVAL |
Duplex: | Vollduplex, Halbduplex |
Feuchtigkeitsempfindlich: | Ja |
Produktart: | Ethernet-ICs |
Werkspackungsmenge: | 66 |
Unterkategorie: | Kommunikations- und Netzwerk-ICs |
Versorgungsstrom - Max: | 86mA, 107mA |
Versorgungsspannung - max.: | 3,3 V |
Versorgungsspannung - Min.: | 1,8 V |
Gewichtseinheit: | 0,031394 oz |
♠ Integrierter 5-Port 10/100 Managed Ethernet Switch mit MII/RMII-Schnittstelle
Der KSZ8895MQX/RQX/FQX/MLX ist ein hochintegrierter, Layer-2-verwalteter Switch mit fünf Ports und zahlreichen Funktionen zur Senkung der Systemkosten.Er ist für kostensensible 10/100-Mbit/s-Switch-Systeme mit fünf Ports mit geringem Stromverbrauch, On-Chip-Terminierung und internen Core-Leistungscontrollern vorgesehen und unterstützt eine leistungsstarke Speicherbandbreite und Shared-Memory-basierte Switch-Fabric mit nicht blockierender Konfiguration.Sein umfangreicher Funktionsumfang umfasst Energieverwaltung, programmierbare Ratenbegrenzung und Prioritätsverhältnis, Tag/Port-basiertes VLAN, Paketfilterung, QoS-Priorisierung mit vier Warteschlangen, Verwaltungsschnittstellen und MIB-Zähler.Die KSZ8895-Familie bietet mehrere CPU-Datenschnittstellen, um sowohl aktuelle als auch aufkommende Fast-Ethernet-Anwendungen effektiv zu adressieren, wenn Port 5 so konfiguriert ist, dass er MAC5 mit SW5-MII/RMII- und PHY5 mit P5-MII/RMII-Schnittstellen trennt.
Die KSZ8895-Familie bietet drei Konfigurationen, die die Flexibilität bieten, unterschiedliche Anforderungen zu erfüllen:
• KSZ8895MQX/MLX: Fünf 10/100Base-T/TX-Transceiver, eine SW5-MII- und eine P5-MII-Schnittstelle
• KSZ8895RQX: Fünf 10/100Base-T/TX-Transceiver, eine SW5-RMII- und eine P5-RMII-Schnittstelle
• KSZ8895FQX: Vier 10/100Base-T/TX-Transceiver an Ports 1, 2, 3 und 5 (Port 3 kann auf Glasfasermodus eingestellt werden).Ein 100Base-FX-Transceiver an Port 4. Eine SW5-MII- und eine P5-MII-Schnittstelle
Alle Register von MACs- und PHYs-Einheiten können von der SPI- oder der SMI-Schnittstelle verwaltet werden.Auf MIIM-Register kann über die MDC/MDIO-Schnittstelle zugegriffen werden.EEPROM kann alle Steuerregister für den unmanaged Modus setzen.
KSZ8895MQX/RQX/FQX sind im 128-Pin-PQFP-Gehäuse verfügbar.KSZ8895MLX ist als 128-Pin-LQFP-Gehäuse erhältlich.
Erweiterte Schalterfunktionen
• IEEE 802.1q VLAN-Unterstützung für bis zu 128 aktive VLAN-Gruppen (Full-Range 4096 von VLAN-IDs)
• Statische MAC-Tabelle Unterstützt bis zu 32 Einträge
• VLAN-ID-Tag/Untagged-Optionen, Pro-Port-Basis
• IEEE 802.1p/q-Tag-Einfügen oder -Entfernen auf Pro-Port-Basis, basierend auf Ingress-Port (Egress)
• Programmierbare Ratenbegrenzung am Eingang und Ausgang auf Pro-Port-Basis
• Jitter-freie Ratenbegrenzungsunterstützung pro Paket
• Schutz vor Broadcast-Stürmen mit prozentualer Kontrolle (global und pro Port)
• RSTP-Unterstützung für IEEE 802.1d Rapid Spanning Tree Protocol
• Tail-Tag-Modus (1 Byte vor FCS hinzugefügt) Unterstützung an Port 5, um den Prozessor darüber zu informieren, welcher Ingress-Port das Paket empfängt
• 1,4-Gbit/s-Hochleistungsspeicherbandbreite und Shared-Memory-basiertes Switch-Fabric mit vollständig nicht blockierender Konfiguration
• Dual MII mit MAC 5 und PHY 5 an Port 5, SW5-MII/RMII für MAC 5 und P5-MII/RMII für PHY 5
• Aktivieren/Deaktivieren der Option für riesige Frame-Größen bis zu 2000 Bytes pro Frame
• IGMP v1/v2 Snooping (IPv4)-Unterstützung für Multicast-Paketfilterung
• IPv4/IPv6-QoS-Unterstützung
• Unterstützung für unbekannte Unicast-/Multicast-Adressen und unbekannte VID-Paketfilterung
• Selbstadressfilterung
Umfassender Zugriff auf das Konfigurationsregister
• Serielle Verwaltungsschnittstelle (MDC/MDIO) zu allen PHYs-Registern und SMI-Schnittstelle (MDC/MDIO) zu allen Registern
• Hochgeschwindigkeits-SPI (bis zu 25 MHz) und I2C-Master-Schnittstelle zu allen internen Registern
• I/O Pins Strapping und EEPROM zum Programmieren ausgewählter Register im Unmanaged Switch Mode
• Im laufenden Betrieb konfigurierbare Steuerregister (PortPriority, 802.1p/d/q, AN…) QoS/CoS-Paketpriorisierungsunterstützung
• Pro Port, 802.1p und DiffServ-basiert
• 1/2/4-Warteschlangen-QoS-Priorisierungsauswahl
• Programmierbares gewichtetes faires Queuing zur Verhältnissteuerung
• Neuzuordnung des 802.1p-Prioritätsfelds pro Port-Basis
Integrierter 5-Port 10/100 Ethernet-Switch
• Switch der neuen Generation mit fünf MACs und fünf PHYs, die vollständig mit dem IEEE 802.3u-Standard kompatibel sind
• PHYs mit patentierter Enhanced MixedSignal-Technologie entwickelt
• Non-Blocking Switch Fabric gewährleistet eine schnelle Paketzustellung durch Verwendung einer 1K-MAC-Adress-Lookup-Tabelle und einer Store-and-Forward-Architektur
• On-Chip-64-KB-Speicher für Frame-Pufferung (nicht gemeinsam mit 1-KByte-Unicast-Adresstabelle)
• Vollduplex IEEE 802.3x Flusskontrolle (PAUSE) mit Force Mode Option
• Halbduplex-Gegendruck-Flusskontrolle
• Unterstützung für HP Auto MDI/MDI-X und IEEE Auto Crossover
• Die SW-MII-Schnittstelle unterstützt sowohl den MAC-Modus als auch den PHY-Modus
• 7-Draht Serial Network Interface (SNI) Unterstützung für Legacy MAC
• LED-Anzeigen pro Port für Verbindung, Aktivität und 10/100-Geschwindigkeit
• Unterstützung des Portstatus für Link, Aktivität, Voll-/Halbduplex und 10/100-Geschwindigkeit registrieren
• Diagnosefunktionen für LinkMD®-Kabel
• On-Chip-Terminierungen und interne Vorspannungstechnologie für Kostensenkung und niedrigsten Stromverbrauch
Switch-Überwachungsfunktionen
• Port-Spiegelung/Überwachung/Sniffing: Ingress- und/oder Egress-Datenverkehr zu jedem Port oder MII
• MIB-Zähler für vollständig konformes Sammeln von Statistiken;34 MIB-Zähler pro Port
• Loopback-Unterstützung für MAC, PHY und Ferndiagnose von Fehlern
• Unterbrechung für den Verbindungswechsel an beliebigen Ports mit geringer Verlustleistung
• Herunterfahren der gesamten Chip-Hardware
• Software-Abschaltung des gesamten Chips und Software-Abschaltung pro Port
• Unterstützung des Energieerkennungsmodus <100 mW Stromverbrauch des gesamten Chips, wenn alle Ports keine Aktivität haben
• Sehr niedriger Stromverbrauch des gesamten Chips (< 0,5 W) in eigenständigem 5-Port, ohne zusätzlichen Stromverbrauch durch Transformatoren
• Funktion zum dynamischen Herunterfahren des Uhrenbaums
• Spannungen: Einzelne 3,3-V-Versorgung mit 3,3-V-VDDIO und aktiviertem internem 1,2-V-LDO-Controller oder externe 1,2-V-LDO-Lösung
- Nur analoges VDDAT 3,3 V
- VDDIO-Unterstützung 3,3 V, 2,5 V und 1,8 V
- Niedrige Kernleistung von 1,2 V
• Kommerzieller Temperaturbereich: 0 °C bis +70 °C
• Industrieller Temperaturbereich: –40 °C bis +85 °C
• Erhältlich in bleifreien 128-poligen PQFP- und 128-poligen LQFP-Gehäusen
• Typisch
• VoIP-Telefon
• Set-Top/Spielebox
• Industrielle Steuerung
• IPTV-POF
• SOHO Residential Gateway
• Breitband-Gateway/Firewall/VPN
• Integriertes DSL/Kabelmodem
• WLAN-Zugangspunkt + Gateway
• Eigenständiger 10/100 5-Port-Switch